디버거
| 기관명 | ZEUS |
|---|---|
| 장비번호 | |
| 제작사 | 라우터바하 |
| 모델명 | TRACE32-ICD for ARM11 |
| 장비사양 | |
| 취득일자 | 2009-06-30 |
| 취득금액 |
| 보유기관명 | 유비벨록스(주) |
|---|---|
| 보유기관코드 | |
| 활용범위 | |
| 활용상태 | |
| 표준코드 | E100 |
| 표준분류명 | |
| 시설장비 설명 | JTAG 인터페이스는 다음과 같은 핀으로 칩 안에 구성된다. TDI (데이터 입력)2.TDO (데이터 출력)3.TCK (클럭)4.TMS (모드)5.TRST (리셋) 프로세서(CPU)의 상태와는 상관 없이 디바이스의 모든 외부 핀을 구동시키거나 값을 읽어드릴 수 있는 기능 JTAG 라인(엄밀하게 이야기 하면 boundary scan cell)을 통해 칩 내부를 조사(Capture 기능) 및 제어(INTEST 기능) 데이터 라인은 한개만이 유효하기 때문에 프로토콜은 시리얼 방식을 사용. 클럭 입력은 TCK 핀으로 설정은 TMS 핀을 사용하며 동작 주파수는 10-100MHz (10-100ns/bit)가 일반적으로 사용. 프로세서가 할 수 있는 동작을 중간의 Cell을 통해 인위적으로 수행할 수 있어도록 하는 것이다. 이런 방식으로 JTAG은 다양한 하드웨어의 테스트나 연결 상태 등을 체크 EXTEST 기능을 이용하여 임베디드 시스템의 다른 칩을 제어. ARM CPU를 사용하는 임베디드 시스템 개발시 디버깅 |
| 장비이미지코드 | http://nfec.ntis.go.kr/storage/images/equip/photo/201101/.thumb/20110127201346.JPG |
| 장비위치주소 | 서울시 구로구 구로동 212-8 대륭포스트타워1차 유비벨록스(주) 연구소 |
| NFEC 등록번호 | NFEC-2011-01-138621 |
| 예약방법 | |
| 카타로그 URL | |
| 메뉴얼 URL | |
| 원문 URL | http://www.zeus.go.kr/equip/read?equipId=Z-NTIS-0025085 |
| 첨부파일 |
| 과학기술표준분류 | |
|---|---|
| ICT 기술분류 | |
| 주제어 (키워드) |