시설장비 설명 |
0 특징 : FPGA를 이용한 하드웨어 에뮬레이터 - 10배에서 100배 이상까지의 초고속 시뮬레이션 - 초고속의 시뮬레이션으로 개발 기간 단축과 인력 절감 - 대용량의 Xilinx FPGA로의 매핑에 대한 자동화 - 디자인에 대한 완벽하고 편리한 처리 및 관리 - FPGA 내부 시그널에 대한 시뮬레이터에서의 디버깅 - 기존의 모든 시뮬레이터 및 Synthesis 툴을 모두 지원 - 모든 Platform(Sun, PC-Linux, PC-Windows) 지원 - 최대 48 M FPGA Gate 까지의 용량 확장 가능 0 구성및성능 FPGA 보드 및 PC 인터페이스, RTL LEVEL 회로 검증 0 활용분야 RTL LEVEL의 회로 검증 본 연구 장비는 일반화된 SoC 기반의 반도체(ASIC) 설계의 핵심 검증장비로서 프로토타입을 통한 검증을 기본으로 하고 가속 시뮬레이션을 통한 검증 기간의 단축을 도와 주는 장비이다. 또한 기존의 시뮬레이터와 연동하여 FPGA 내의 시그널 출력을 통한 디버깅이 가능하고 모듈단위의시뮬레이션과 검증을 통하여 IP(Intellectual Property) 제작을 용이하게 한다 |