Xilinx FPGA 설계 솔루션
기관명 | ZEUS |
---|---|
장비번호 | |
제작사 | 리버트론 |
모델명 | Xilinx FPGA |
장비사양 | |
취득일자 | 2005-10-12 |
취득금액 |
보유기관명 | 한국천문연구원 |
---|---|
보유기관코드 | |
활용범위 | |
활용상태 | |
표준코드 | E200 |
표준분류명 | 계측 |
시설장비 설명 | ㅇ Xilinx FPGA 설계 솔루션으로 HDL(Hardware Description Language)를 이용하여 로직 설계, compile & systhesis를 할 수 있으며 evaluation board에 다운로드하여 설계 로직을 검증할 수 있다. 사용 가능한 FPGA는 Virtex II 8000으로 8M gate를 구성할 수 있다. ㅇ 현 시점에서 시판되고 있는 FPGA 디바이스를 지원할 수 없는 점이 단점이지만, 기본적인 FPGA 로직 설계 검증용으로 활용하고 있다. ㅇ VLBI(Very Long Baseline Interferometry)상관기의 사전 검증용 FPGA(Field Programmable Gate Array) 설계 솔루션으로 상관처리 함수의 정확성과 정밀도를 계산하기 위한 시뮬레이션 용도로 사용하고 있다. |
장비이미지코드 | http://www.zeus.go.kr/storage/images//equip/photo/201110/20111021154655.jpg |
장비위치주소 | 한국천문연구원 장영실홀 |
NFEC 등록번호 | NFEC-2008-06-058583 |
예약방법 | |
카타로그 URL | |
메뉴얼 URL | |
원문 URL | http://www.zeus.go.kr/resv/equip/read/Z-NTIS-0053877 |
첨부파일 |
과학기술표준분류 | |
---|---|
ICT 기술분류 | |
주제어 (키워드) |